d'une commande Parallel Poll Enable (PPE) (activation scrutation parallèle). Les bits de la
commande PPE sont indiqués ci-dessous:
bit 7 =
X
sans effet
bit 6 =
1
bit 5 =
1
validité scrutation parallèle
bit 4 =
0
bit 3 = Détection détection du bit de réponse; 0 = bas, 1 = haut
bit 2 =
?
bit 1 =
?
position de bit de la réponse
bit 0 =
?
Exemple.
Pour retourner le bit RQS (bit 6 du Status Byte Register) au niveau 1 à l'état vrai et au niveau
0 à l'état faux à la position de bit 1 en réponse à une scrutation parallèle, transmettre les
commandes suivantes:
*PRE 64
<pmt>, puis
PPC suivi de 69H (PPE)
La réponse de scrutation parallèle du générateur sera alors 00H si RQS est 0 et 01H si RQS
est 1.
Pendant la réponse de scrutation parallèle, les lignes d'interface DIO sont terminées de manière
résistive (terminaison passive). Ceci permet à plusieurs dispositifs de partager la même position
de bit de réponse en configuration de câblage en ET ou OU, se reporter à IEEE 488.1 pour plus
d'informations à cet sujet.
Rapport d'état
Cette section décrit le modèle d'état complet de l'instrument. Noter que certains registres sont
spécifiques à la section GPIB de l'instrument et que leur utilisation est donc restreinte dans un
environnement RS232.
Standard Event Status et Standard Event Status Enable Registers (Registres d'état
d'événement standard et d'activation d'état d'événement standard)
Ces deux registres sont mis en oeuvre comme exigé par la norme IEEE 488.2.
Tous les bits définis dans le Standard Event Status Register qui correspondent aux bits
positionnés dans le Standard Event Status Enable Register entraîneront le positionnement du bit
ESB dans le Status Byte Register.
Le Standard Event Status Register est lu, puis vidé par la commande *ESR?. Le Standard Event
Status Enable Register est réglé par la commande *ESE <nrf> et lu par la commande *ESE?.
Bit 7 - Alimentation allumée. Réglé la première fois qu'on applique l'alimentation à l'instrument.
Bit 6 - Non utilisé.
Bit 5 - Erreur de commande. Réglé lorsqu'une erreur de type syntaxique est détectée dans une
commande provenant du bus. L'analyseur syntaxique est réinitialisé et l'analyse continue
à l'octet suivant du flux d'entrée.
Bit 4 - Erreur d'exécution. Réglé en cas d'erreur lors d'une tentative d'exécution d'une
commande entièrement analysée. Le numéro d'erreur approprié est signalé dans
l'Execution Error Register (registre d'erreur d'exécution).
Bit 3 - Non utilisé.
Bit 2 - Erreur d'interrogation. Réglé en cas d'erreur d'interrogation. Le numéro d'erreur
approprié sera signalé dans le Query Error Register, comme indiqué ci-dessous.
1. Interrupted error (Erreur interrompue)
2. Deadlock error (Erreur de blocage fatal)
3. Unterminated error (Erreur non terminée)
Bit 1 - Non utilisé
Bit 0 - Opération terminée. Réglé en réponse à la commande *OPC.
36