12-1
Timers
This chapter describes the 32-bit timer functionality, registers, and signals.
Topic
Page
12.1 Overview
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12.2 Timer Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12.3 Resetting the Timer and Enabling Counting: GO and HLD
. . . . . . .
12.4 Timer Counting
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12.5 Timer Clock Source Selection: CLKSRC
. . . . . . . . . . . . . . . . . . . . . . .
12.6 Timer Pulse Generation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12.7 Boundary Conditions in the Control Registers
. . . . . . . . . . . . . . . .
12.8 Timer Interrupts
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12.9 Emulation Operation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Chapter 12