
Power Application Controller
®
-59-
Copyright 2020 © Qorvo, Inc.
Rev 1.0
– Jan 17, 2020
9.15.1 System Block Diagram
Figure 9-5 AIO6 System Block Diagram
AIO6 Digital I/O
CFGAIO6.POL6
I/O Logic Polarity
OD
CFGAIO6.OPT6
CFGAIO6.MODE6
M
U
X
DINSIG1.DIN6
DOUTSIG1.DOUT6
I/O
DBUS
DBx
SIGINTEN.AIO6REINTEN
SIGINTEN.AIO6FEINTEN
SIGINTF.AIO6INT
IRQ2
PA0
CFGAIO6.MUX6
AIO6
-
+
CFGAIO6.MODE6
AIO6 Amplifier
VSSA
ABx
ABUS
M
U
X
CFGAIO6.MUX6
CFGAIO6.GAIN6
-
+
CMP
CFGAIO6.MODE6
AIO6 Comparator
DBx
DBUS
ABUS
M
U
X
AB<3:1>
DOUTSIG0.VTHREF
VTHREF
M
U
X
CFGAIO6.POL6
CMP Polarity
CFGAIO6.MUX6
CFGAIO6.OPT6
DINSIG1.DIN6
Input
SIGINTF.AIO6INT
SIGINTM.AIO6REINTEN
SIGINTM.AIO6FEINTEN
Gate
Driver
PR
CFGIO1.EN_AIO6_OCP
AIO6 Special Mode
-
+
BUF
CFGAIO6.MODE6
ABUS
M
U
X
CFGAIO6.MUX6
CFGAIO6.SWAP
CFGAIO6.ADMUX
AMUX
AIO6 Push Button Mode
STATUS.PBSTAT
PB Wake Up
STATUS.PBSTAT_LATCH
MISC.PBEN
MISC.PB_POL
MISC.TPBD
AB7
ABx
PA7
IRQ1
Power
Manager
Wake-up
VREF Output
MISC.VREFSET
VREF
ABUS
CFGIO1.VREFBP
50k
5.5V
0.5mA
300k
AB5