List of Figures
MC68HC908AB32
—
Rev. 1.0
Technical Data
MOTOROLA
List of Figures
25
Figure
Title
Page
SPI I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . 281
SPI Module Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . 282
Full-Duplex Master-Slave Connections . . . . . . . . . . . . . . . . . 283
Transmission Format (CPHA = 0) . . . . . . . . . . . . . . . . . . . . . 287
CPHA/SS Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 287
Transmission Format (CPHA = 1) . . . . . . . . . . . . . . . . . . . . . 288
Transmission Start Delay (Master) . . . . . . . . . . . . . . . . . . . . . 290
SPRF/SPTE CPU Interrupt Timing . . . . . . . . . . . . . . . . . . . . . 291
Missed Read of Overflow Condition . . . . . . . . . . . . . . . . . . . . 293
16-10 Clearing SPRF When OVRF Interrupt Is Not Enabled . . . . . . 294
16-11 SPI Interrupt Request Generation . . . . . . . . . . . . . . . . . . . . . 297
16-12 CPHA/SS Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 302
16-13 SPI Control Register (SPCR) . . . . . . . . . . . . . . . . . . . . . . . . . 304
16-14 SPI Status and Control Register (SPSCR) . . . . . . . . . . . . . . . 306
16-15 SPI Data Register (SPDR) . . . . . . . . . . . . . . . . . . . . . . . . . . . 309
I/O Port Register Summary. . . . . . . . . . . . . . . . . . . . . . . . . . . 312
Port A Data Register (PTA) . . . . . . . . . . . . . . . . . . . . . . . . . . 316
Data Direction Register A (DDRA) . . . . . . . . . . . . . . . . . . . . . 316
Port A I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 317
Port B Data Register (PTB) . . . . . . . . . . . . . . . . . . . . . . . . . . 318
Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . . . . 319
Port B I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 319
Port C Data Register (PTC) . . . . . . . . . . . . . . . . . . . . . . . . . . 320
Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . . . . 321
17-10 Port C I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 322
17-11 Port D Data Register (PTD) . . . . . . . . . . . . . . . . . . . . . . . . . . 323
17-12 Data Direction Register D (DDRD) . . . . . . . . . . . . . . . . . . . . . 324
17-13 Port D I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 324
17-14 Port D Input Pullup Enable Register (PTDPUE) . . . . . . . . . . . 325
17-15 Port E Data Register (PTE) . . . . . . . . . . . . . . . . . . . . . . . . . . 326
17-16 Data Direction Register E (DDRE) . . . . . . . . . . . . . . . . . . . . . 328
17-17 Port E I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 328
17-18 Port F Data Register (PTF). . . . . . . . . . . . . . . . . . . . . . . . . . . 329
17-19 Data Direction Register F (DDRF) . . . . . . . . . . . . . . . . . . . . . 330
17-20 Port F I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 331
Summary of Contents for MC68HC908AB32
Page 1: ...MC68HC908AB32 D REV 1 0 MC68HC908AB32 HCMOS Microcontroller Unit TECHNICAL DATA ...
Page 2: ......
Page 68: ...FLASH Memory Technical Data MC68HC908AB32 Rev 1 0 68 FLASH Memory MOTOROLA ...
Page 84: ...EEPROM Technical Data MC68HC908AB32 Rev 1 0 84 EEPROM MOTOROLA ...
Page 390: ...Ordering Information Technical Data MC68HC908AB32 Rev 1 0 390 Ordering Information MOTOROLA ...
Page 391: ......