![Infineon Technologies TC1796 User Manual Download Page 74](http://html1.mh-extra.com/html/infineon-technologies/tc1796/tc1796_user-manual_2055437074.webp)
TC1796
System Units (Vol. 1 of 2)
Introduction
User’s Manual
1-35
V2.0, 2007-07
Intro, V2.0
1.4.1
TC1796 Pin Configuration
shows the logic symbol of the TC1796.
Figure 1-12 TC1796 Pinning for P-BGA-416 Package
(top view)
MCA05584
V
AGND1
V
AREF1
MTSR
0
V
DD
V
DDM
V
SSM
RD
ADV
BC0
BC1
BC2
BC3
BAA
CS0
CS1
CS2
CS3
BF
CLKI
PO
RST
NMI
HD
RST
V
SS
V
AGND0
V
AREF0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
P2.9
P2.6
P2.13 P2.15
P2.14
P2.12
P2.11
P2.10
P2.7
P2.5
P2.8
P2.2
P2.4
P2.3
P0.15
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
Y
AA
AB
AC
AD
AE
AF
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
Y
AA
AB
AC
AD
AE
AF
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
AN22 AN21 AN19 AN16
AN23
AN20 AN17 AN13
AN18 AN14 AN10
AN15 AN11
AN5
AN2
AN12
AN9
AN3
AN7
AN8
AN4
AN32 AN38
AN6
AN1
AN34 AN40
AN0
AN33 AN36 AN41
AN37 AN39 AN43
AN42
AN35
AN28
AN29
AN26
AN27
AN24
AN25
AN30
AN31
V
FAGND
V
FAREF
V
DD
V
SS
V
DDP
P6.9
P6.8
P6.5
P1.11
P1.5
P1.12
P1.4
V
DD
V
SS
P7.2
V
DD
V
SS
V
DD
V
DDP
V
DDP
V
SS
V
DD
V
SS
V
DDP
V
SS
V
DD
V
DDP
V
SS
V
DD
V
DDP
V
SS
V
DD
V
DDP
V
DDEBU
N.C.
V
DDEBU
V
DDEBU
V
DDEBU
V
DDEBU
V
SS
V
DD
V
DD
V
DDEBU
V
DDEBU
V
DD
V
SS
N.C.
D26
D29
D30
D24
D27
D31
D23
D25
D28
D15
D20
D21
D11
D17
D22
D10
D14
D18
D7
D12
D16
D4
D8
D13
D2
D5
D9
D0
D3
D1
D6
D19
V
SS
A0
A1
A2
A21
A23
A22
A19
A20
A18
A16
A17
A14
A12
A11
A10
A13
A7
A8
A6
A3
A4
A9
A5
A15
V
SS
BRK
OUT
TDO
TCK
TDI
TRST
BRK
IN
TMS
XTAL
2
XTAL
1
TST
RES
V
SS
OSC
V
DD
OSC
V
DD
OSC3
P0.14
P0.9
P0.5
P0.6
P0.2
P0.4
P0.8
P0.1
P0.3
P0.7
P0.12 P0.10
P0.13 P0.11
P0.0
P3.15
P3.7
P3.14
P3.6
P3.10
P3.8
P3.9
P3.12
P3.4
P3.13 P3.11
P3.2
P3.5
P3.3
P3.1
P3.0
P5.1
P5.0
P5.2
P5.3
P5.7
P5.6
P5.5
P5.4
SO
N1
SO
P1A
SO
P0A
FCL
P1A
FCL
N1
FCL
N0
V
DDFL3
V
DDFL3
FCL
P0A
SO
N0
P9.4
P9.5
P9.6
P9.1
P9.0
P9.7
P9.8
P9.2
P9.3
P10.3
P10.2
P10.1
P10.0
BY
PASS
P6.12 P6.11 P6.6
P6.14 P6.10 P6.4
P6.15 P6.13 P6.7
P8.1
P8.0
P8.4
P8.3
P8.7
P8.5
P8.2
P8.6
P1.15 P1.14 P1.13
P1.10 P1.9
P1.8
P1.3
P1.7
P1.6
P1.2
P1.1
P1.0
V
DD
SBRAM
P7.6
P7.1
P7.0
P7.4
P7.3
P7.7
P7.5
V
SSMF
V
DDMF
V
SSAF
V
DDAF
P4.4
P4.8
P4.3
P4.12
P4.15
P4.11
P4.13
P4.2
P4.10
P4.7
P4.5
P4.14
P4.6
P4.9
P4.0
P4.1
MRST
0
SLSO
1
SLSO
0
SCLK
0
V
DDP
V
DDP
V
DDP
V
DDP
V
SS
V
SS
V
DDEBU
V
DD
V
DDEBU
SLSI0
HLDA
HOLD
MR/W
RD/
WR
WAIT
N.C.
N.C.
N.C.
N.C.
BREQ
BF
CLKO
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
TR1
TR0
N.C.
N.C.
N.C.
N.C.
CS
COMB
TR3
TR2
TR4
TR5
TR6
TR7
TR
CLK
TR8
TR9
TR10
TR11
TR12 TR13
TR14
TR15
TEST
MODE
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS