316
Table A.1 lists the H8/300L CPU instruction set.
Table A.1
Instruction Set
Mnemonic
Operation
Addressing Mode/
Instruction Length (Bytes)
Operand Size
#xx: 8/16
Rn
@Rn
@(d:16, Rn)
@–Rn/@Rn+
@aa: 8/16
@(d:8, PC)
@@aa
Implied
No. of States
I
H N Z V C
Condition Code
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
MOV.B #xx:8, Rd
MOV.B Rs, Rd
MOV.B @Rs, Rd
MOV.B @(d:16, Rs), Rd
MOV.B @Rs+, Rd
MOV.B @aa:8, Rd
MOV.B @aa:16, Rd
MOV.B Rs, @Rd
MOV.B Rs, @(d:16, Rd)
MOV.B Rs, @–Rd
MOV.B Rs, @aa:8
MOV.B Rs, @aa:16
MOV.W #xx:16, Rd
MOV.W Rs, Rd
MOV.W @Rs, Rd
MOV.W @(d:16, Rs), Rd
MOV.W @Rs+, Rd
MOV.W @aa:16, Rd
MOV.W Rs, @Rd
MOV.W Rs, @(d:16, Rd)
MOV.W Rs, @–Rd
MOV.W Rs, @aa:16
POP Rd
#xx:8
→
Rd8
Rs8
→
Rd8
@Rs16
→
Rd8
@(d:16, Rs16)
→
Rd8
@Rs16
→
Rd8
Rs16+1
→
Rs16
@aa:8
→
Rd8
@aa:16
→
Rd8
Rs8
→
@Rd16
Rs8
→
@(d:16, Rd16)
Rd16–1
→
Rd16
Rs8
→
@Rd16
Rs8
→
@aa:8
Rs8
→
@aa:16
#xx:16
→
Rd
Rs16
→
Rd16
@Rs16
→
Rd16
@(d:16, Rs16)
→
Rd16
@Rs16
→
Rd16
Rs16+2
→
Rs16
@aa:16
→
Rd16
Rs16
→
@Rd16
Rs16
→
@(d:16, Rd16)
Rd16–2
→
Rd16
Rs16
→
@Rd16
Rs16
→
@aa:16
@SP
→
Rd16
SP+2
→
SP
B
B
B
B
B
B
B
B
B
B
B
B
W
W
W
W
W
W
W
W
W
W
W
2
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
2
2
4
6
6
4
6
4
6
6
4
6
4
2
4
6
6
6
4
6
6
6
6
2
2
4
2
2
4
2
4
2
2
4
4
2
2
4
2
4
2
4
2
4
2