3Development Board Circuit
3.9GPIO
DBUG354-1.0E
25
(
30
)
Figure 3-12 30pin Interface
1
3
5
7
9
2
4
6
8
10
11
13
15
17
19
12
14
16
18
20
21
23
25
27
29
22
24
26
28
30
H_GPIO_01
H_GPIO_03
H_GPIO_05
H_GPIO_07
H_GPIO_09
H_GPIO_11
H_GPIO_13
H_GPIO_15
H_GPIO_02
H_GPIO_04
H_GPIO_06
H_GPIO_08
H_GPIO_10
H_GPIO_12
H_GPIO_14
H_GPIO_16
3.3V
5.0V
H_GPIO_17
H_GPIO_19
H_GPIO_21
H_GPIO_23
H_GPIO_18
H_GPIO_20
H_GPIO_22
H_GPIO_24
H_GPIO_01
J4
3.9.2
Pins Distribution
Table 3-9 20pin Interface Pins Distribution
Pins Number Signal Name FPGA Pin No.
BANK
I/O
Description
3
H_A_IO1
A15
7
3.3V / 2.5V / 1.2V
General I/O
4
H_A_IO2
A14
7
3.3V / 2.5V / 1.2V
General I/O
5
H_A_IO3
B14
7
3.3V / 2.5V / 1.2V
General I/O
6
H_A_IO4
B13
7
3.3V / 2.5V / 1.2V
General I/O
7
H_A_IO5
C12
7
3.3V / 2.5V / 1.2V
General I/O
8
H_A_IO6
D11
7
3.3V / 2.5V / 1.2V
General I/O
9
H_A_IO7
A12
7
3.3V / 2.5V / 1.2V
General I/O
10
H_A_IO8
B12
7
3.3V / 2.5V / 1.2V
General I/O
11
H_A_IO9
C11
7
3.3V / 2.5V / 1.2V
General I/O
12
H_A_IO10
D10
7
3.3V / 2.5V / 1.2V
General I/O
13
H_A_IO11
A11
7
3.3V / 2.5V / 1.2V
General I/O
14
H_A_IO12
B11
7
3.3V / 2.5V / 1.2V
General I/O